教程演示🔗

课程描述

本课程介绍高级综合 (HLS) 中的时序电路设计。本课程的目标是仅使用 C/C++ 语言在 FPGA 上描述、调试和实现时序逻辑电路,而无需任何 HDL(例如 VHDL 或 Verilog)的帮助。它使用 Xilinx HLS 软件和硬件平台来演示真实示例和应用。该课程主要使用 Xilinx Vitis-HLS 工具集来描述、模拟高级设计描述并将其综合为等效的 HDL 代码。该课程还解释了如何使用 Vivado 中的集成逻辑分析器 (ILA) IP 在 Basys3 板上执行实时调试。
本课程是同类课程中的第一门,它从头开始构建 HLS 设计流程和技能以及数字逻辑电路概念。在课程中,您将学习几个描述 HLS 概念和技术的示例。该课程包含大量测验和练习,供您练习和掌握所提出的方法和方法。此外,该课程还利用三个激动人心的项目将所有解释过的概念放在一起,以设计真实的电路和硬件控制器。本课程是关于在目标 FPGA 上设计硬件模块和加速算法的 HLS 系列课程中的第二门课程。虽然本课程侧重于时序电路,但第一门课程解释了如何在 HLS 中描述组合电路。该系列的其他课程将讲解如何使用HLS设计高级逻辑电路、算法加速和混合CPU+FPGA异构系统。

你会学到什么

  • 使用 HLS 方法使用 C/C++ 语言设计时序逻辑电路
  • 了解高层次综合 (HLS) 的基本概念
  • 使用 HLS 概念设计时序逻辑电路
  • FPGA 的 HLS 设计流程
  • 使用 Xilinx Vitis-HLS 和 Vivado 设计套件工具集
  • 如何使用 Vitis-HLS 生成 RTL 硬件 IP
  • 在 HLS 中编写 C-testbench
  • 使用 HLS 实施三个激动人心的项目

本课程适合谁

  • 硬件工程师
  • 对FPGA感兴趣的软件工程师
  • 希望在讲座、课程或研究中使用基于 FPGA 的 HLS 的讲师、研究人员、教授
  • 数字逻辑爱好者

FPGA 高级综合规范,第 2 部分 – 时序电路

  • 发行商:Udemy
  • 老师:穆罕默德侯赛因巴迪
  • 英语语言
  • 级别 : 中级
  • 课程数量:102
  • 时长:9小时28分钟

FPGA 高级综合的内容,第 2 部分 – 时序电路

要求

  • 了解 C/C++ 编码的基本概念
  • “FPGA 高级综合,第 1 部分 – 组合电路”课程
  • BASYS3评估板
  • Xilinx Vitis-HLS 和 Vivado 工具集

图片

发表回复

后才能评论

尊敬的用户,您好!由于部分培训机构和留学生的举报,近期导致网站大量链接暂时失效。对此给您带来的不便,我们深表歉意。任何链接失效的资源,欢迎您添加侧边栏二维码随时反馈,我们将在48小时内为您提供新的网盘链接。如果您对此不便感到不满,您也可在48小时内申请无理由退款。感谢您的理解与支持!

Windows播放器推荐:Potplayer Potplayer 是免费的 Windows 播放器,支持双字幕和自动翻译功能。以下是操作指南: 挂载字幕 加载中文字幕:右击选择 字幕 -> 字幕设置,取消“只匹配文件名字幕”选项。可调整字幕颜色、位置和大小。 双字幕设置:右击 字幕 -> 选择字幕 -> 次字幕输出,设置主字幕和次字幕。 自动翻译 若可访问 Google 翻译服务,选择 字幕 -> 实时字幕翻译,勾选 总是使用 和 Google Translate,即可实时翻译英文字幕。 Potplayer 让观看更智能,学习体验升级。

最常见的情况是下载不完整: 可对比下载完压缩包的与网盘上的容量,若小于网盘提示的容量则是这个原因。这是浏览器下载的bug,建议用百度网盘软件或迅雷下载。 若排除这种情况,可联络站长解决。

如果您已经成功付款但是网站没有弹出成功提示,请联系站长提供付款信息为您处理

源码素材属于虚拟商品,具有可复制性,可传播性,一旦授予,不接受任何形式的退款、换货要求。请您在购买获取之前确认好 是您所需要的资源